壹般公司招聘筆試壹般考什麽?
模擬電路1和基爾霍夫定理的內容是什麽?基爾霍夫電流定律是壹個電荷守恒定律,即電路中流入壹個節點的電荷與從同壹個節點流出的電荷相等。基爾霍夫電壓定律是能量守恒定律,即電路中回路電壓之和為0.2,板極電容公式(C=εS/4πkd)。(未知)3、最基本的如三極管曲線特性。(未知)4。描述反饋電路的概念並列出它們的應用。(石蘭微電子公司)。負反饋的類型(電壓並聯反饋、電流串聯反饋、電壓串聯反饋和電流並聯反饋);負反饋的優點(降低放大器的增益靈敏度,改變輸入電阻和輸出電阻,改善放大器的線性和非線性失真,有效擴展放大器的通帶,自動調節功能)(未知)6 .放大電路頻率補償的目的是什麽,有哪些方法?(石蘭微電子公司)。頻響,比如如何穩定,如何改變頻響曲線。(未知)8。給出壹個運算放大器,如何進行相位補償,並畫出補償後的波特圖。(凹凸)9。基本放大器電路的類型(電壓放大器、電流放大器、跨導放大器和跨阻放大器),優缺點,特別是差分結構被廣泛使用的原因。(未知)10。給壹個差分通道,說出它的輸出電壓Y+和Y-,求* * *模分量和差模分量。(未知)11,差分放大器的兩個輸入管。(凹凸)12。畫出運算放大器組成的加、減、微分、積分運算的電路原理圖。並畫出晶體管級運算放大器電路。(石蘭微電子)13。10倍的放大器由運算放大器組成。(未知)14。舉壹個簡單的電路,可以讓妳分析輸出電壓的特性(即積分電路),找到輸出端某壹點的上升/下降時間。(15,電阻R和電容C串聯,輸入電壓在R和C之間,輸出電壓分別為C以上電壓和R以上電壓。需要確定這兩個電路的輸入電壓的頻譜,確定這兩個電路是什麽高通濾波器和低通濾波器。當RC;q和時鐘延遲,寫出決定最大時鐘的因素,同時給出表達式。(VIA 2003.11.06上海筆試試題)18,說說靜態和動態時間序列模擬的優缺點。(VIA 2003.11.06上海筆試試題)19,壹個四級Mux,其中二級信號是關鍵信號如何提高時序。(VIA2003.11.06上海筆試試題)20。給個門級圖,給每個門的傳輸延遲,問關鍵路徑是什麽,給輸入,這樣輸出就取決於關鍵路徑了。21,數字電路在邏輯、時序(同步異步差分)、幾種觸發器(差分、優點)、全加器等方面的卡諾圖化簡。(未知)22。卡諾圖寫邏輯表達式。(VIA 2003.11.06上海筆試試題)23。簡化F (A,B,C,D) = m (1,3,4,5,10,11。(VIA) 24。請用Pwell工藝展示CMOS反相器的示意圖、布局和橫截面。繪制其傳遞曲線(Vout-Vin ),並解釋傳遞曲線各段的PMOS和NMOS工作區域?(通過筆測試電路設計-北京-03.11.09) 25。要設計壹個上升和下降時間平衡的CMOS反相器,請定義PMOS和NMOS的溝道寬度的合理化並解釋?26.為什麽標準逆變器中P管的長寬比大於N管?(石蘭微電子公司)用mos管構建壹個雙輸入與非門。28.請畫出壹個CMOS 2輸入與門的轉換器級原理圖,並解釋哪個輸入對輸出上升沿的響應更快。(較少的延遲時間e)。(電路設計-北京-03.11.09) 29。畫出NOT,NAND,NOR的符號,真值表,以及晶體管級的電路。(英飛淩筆試)30。畫壹個CMOS的圖,畫壹個二選壹mux門。(VIA 2003.11.06上海筆試試題)31,與壹個二進制mux和壹個inv進行XOR運算。(飛利浦-大唐筆試)32。畫出Y = A * B+C的cmos電路圖(科光試題)33。用邏輯和cmos電路實現ab+cd。(飛利浦-大唐筆試)34。畫出CMOS電路的晶體管級電路圖,實現Y=A*B+C(D+E)。(石蘭微電子公司)F(x,y,z)=xz+yz '用1實現。(未知)36。給出壹個與非門個數最少的表達式f = xxxx+xxxx+xxxx+xxxx(其實是簡化的)37。給出壹個由許多NOT、NOT、NAND、NOR組成的簡單原理圖,根據輸入波形畫出各點的波形。(英飛淩筆試)38。為了實現邏輯(A XOR B)或(C和D),請從下列邏輯中選擇壹個並說明原因。1)inv 2)and 3)or 4)NAND 5)nor 6)XOR答案:NAND(未知)39。用與非門設計全加器。(華為)40。舉兩個門電路給妳分析異同。(華為)41,用簡單電路實現,當A為輸入時,輸出B波形為…(石蘭微電子)42、A、B、C、D、E來投票,多數服從少數,輸出為F(即如果A、B、C、D、E中1的個數大於0,(未知)43。D觸發器的功能用波形來表示。(楊誌電子筆試)44。用傳輸門和反相器構建邊沿觸發器。(楊誌電子筆試)45分。用邏輯畫壹個D觸發器。(VIA 2003.11.06上海筆試試題)46。畫出DFF的結構圖並用verilog實現。(VIA) 47。畫出CMOS D鎖存器的電路圖和布局。(未知)48。D觸發器和D鎖存器的區別。(信泰五金面試)49。簡述latch和filp-flop的異同。(未知)50、LATCH和DFF的概念和區別。(未知)51,latch和register的區別,為什麽register現在用的比較多。行為層面描述了latch是如何產生的。(南山之橋)52。用D觸發器做壹個二分電路,問狀態圖是什麽。(華為)53。請畫壹個用D觸發器實現2倍分頻的邏輯電路?(漢王筆試)54。如何用D觸發器和或非門組成二分頻電路?(東信筆試)55。16除需要多少個觸發器電路?(英特爾)16分頻?56.設計壹個1位加法器,具有觸發器和邏輯門,輸入進位和當前級,輸出進位和下壹級。(未知)57。用D觸發器進行四進制計數。(華為)58。實現N位約翰遜計數器,N=5。(南山之橋)59。以熟悉的設計方式設計壹個預置初始值的七進制循環計數器。15呢?(石蘭微電子公司)當然數字電路設計壹定要問Verilog/VHDL,比如設計計數器。(未知)61和阻塞非阻塞賦值之間的區別。(南山之橋)62。寫異步D觸發器的verilog模塊。模塊dff8(時鐘、復位、d、q);輸入clk輸入復位;輸入[7:0]d;輸出[7:0]q;reg[7:0]q;始終@ (posedge clk或pos edge reset)if(reset)q & lt;= 0;else q & lt= d;Endmodule 63,用D觸發器實現2倍分頻的Verilog描述?(漢王筆試)模塊divide2( clk,clk_o,reset);輸入clk,復位;輸出clk _ o;電線進來;註冊退出;如果(reset)out & lt;= 0;else out & lt= in賦值in = ~ out賦值clk _ o = out末端模塊64。可編程邏輯器件在現代電子設計中變得越來越重要。請問:a)妳知道哪些可編程邏輯器件?b)嘗試VHDL或VERILOG並能夠描述8位D觸發器的邏輯。(漢王筆試)PAL,PLD,CPLD,FPGA。模塊dff8(時鐘、復位、d、q);輸入clk輸入復位;輸入d;輸出q;reg q;始終@ (posedge clk或pos edge reset)if(reset)q & lt;= 0;else q & lt= d;Endmodule 65,請用HDL描述四位全加器和5分頻電路。(石蘭微電子公司)用VERILOG或VHDL寫個代碼實現10二進制計數器。(未知)67。用VERILOG或VHDL編寫代碼來消除故障。(未知)68。壹個狀態機的題目是用verilog實現的(但是這個狀態機真的畫的很差,容易被誤解)。(VIA 2003.11.06上海筆試試題)69。描述交通燈的設計。(石蘭微電子公司)繪制狀態機,接受1,2,5美分的報紙自動售貨機,每份報紙5美分。(楊誌電子筆試)71。設計壹個自動售貨機系統。賣汽水的只能放三種硬幣,要正確找錢。(1)畫fsm(有限狀態機);(2)用verilog編程,語法要滿足fpga設計的要求。() 72.設計壹臺自動飲料自動售貨機。飲料有10美分,硬幣有5美分,硬幣有10美分,考慮找零:(1)畫fsm(有限狀態機);(2)用verilog編程,語法要滿足fpga設計的要求;(3)設計項目和壹般設計過程中可以使用的工具。(未知)73。畫壹個可以檢測10010串的狀態圖,用verilog實現。(VIA) 74。用有限狀態機實現101101的序列檢測模塊。(南山橋)A是輸入端,B是輸出端。如果A的連續輸入為1101,B的輸出為1,否則為0。比如A:00011001010100100111100000000065438。請用RTL描述它的狀態機。(未知)75。使用verilog/vddl檢測流中的特定字符串(由狀態機在不同狀態下寫入)。(飛利浦-大唐筆試)76。用verilog/vhdl寫壹個fifo控制器(包括空、滿、半滿信號)。(飛利浦-大唐筆試)77。某現有用戶需要壹款集成電路產品,要求實現以下功能:y=lnx,其中x為4位二進制整數輸入信號。y是二進制十進制輸出,需要兩位小數。電源電壓為3~5v。公司接到這個項目後,妳負責這個產品的設計,嘗試討論這個產品的整個設計過程。(石蘭微電子公司)sram,falsh內存,dram有什麽區別?(信泰五金面試)79。給出單管DRAM的原理圖(數字電子技術基礎作者楊松華、馮茂冠,西電版,205頁,圖9-14b),問壹下有沒有提高刷新時間的方法。總有五個問題,我記不住。(降低溫度增加電容存儲容量)(英飛淩筆試)80。請畫出壹個有6個晶體管的普通SRAM單元的原理圖,指出哪個節點可以存儲數據,哪個節點是字線控制的?(VIA筆測試電路設計-北京-03.11.09) 81、名詞:sram、ssram、sdram名詞IRQ、BIOS、USB、VHDL、SDR IRQ:中斷請求BIOS:基本輸入輸出系統USB:通用串行總線VHDL: VHIC硬件描述語言SDR:單數據速率壓控振蕩器(VCO)的簡稱。動態隨機存取存儲器(DRAM)的英文縮寫。名詞不過是外文中無聊的縮寫,比如PCI、ECC、DDR、interrupt、Pipeline IRQ、BIOS、USB、VHDL、VLSI VCO(壓控振蕩器)RAM(動態隨機存取存儲器)、FIR IIR DFT(離散傅立葉變換)或者中文。例如:a .量化誤差b .直方圖c .白平衡_ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _。